DISEÑO LÓGICO DE CIRCUITOS DE CONMUTACIÓN
CAPÍTULO 18 PARTE 1
Estructuras de Circuitos Digitales
Buffer Tri-State
Latch 8 bits
Latch 8 bits usando Salidas Tipo Tri-State
DISEÑO LÓGICO DE CIRCUITOS DE CONMUTACIÓN
CAPÍTULO 18 PARTE 2
Estructuras de Circuitos Digitales
Contadores Asíncronos, Divisores (Ripple Counters)
Contador Descendente usando Flip Flops D controlados por Transición Positiva
Contador Ascendente usando Flip Flops D Controlados por Transición Positiva
Contador Descendente usando Flip Flops D Controlados por Transición Negativa
Contador Ascendente usando Flip Flops D Controlados por Transición Negativa
DISEÑO LÓGICO DE CIRCUITOS DE CONMUTACIÓN
CAPÍTULO 18 PARTE 3
Estructuras de Circuitos Digitales
Contador Ascendente usando Flip Flops JK Controlados por Transición Positiva
Contador Ascendente de 0 a 4 usando Flip Flops D controlados por Transición Positiva
DISEÑO LÓGICO DE CIRCUITOS DE CONMUTACIÓN
CAPÍTULO 18 PARTE 4
Estructuras de Circuitos Digitales
Contadores Síncronos y Divisores
Contador Ascendente de 0 a15 usando Flip Flops JK Controlados por Transición Positiva
Contador Descendente de 15 a 0 usando Flip Flops JK Controlados por Transición Negativa
Contador Ascendente/Descendente usando Flip Flops JK Controlados por Transición Ascendente
DISEÑO LÓGICO DE CIRCUITOS DE CONMUTACIÓN
CAPÍTULO 18 PARTE 5
Estructuras de Circuitos Digitales
Registro de Desplazamiento usando Flip Flops tipo D
Registro de Desplazamiento usando Flip Flops JK
Registro de Desplazamiento – Entrada Serial – Salida Serial o Paralela
Registro de Desplazamiento – Entrada Serial o Paralela – Salida Serial o Paralela
Registro de Desplazamiento Entrada Serial/Paralela – Salida Serial o Paralela
Registro de Desplazamiento – Entrada Serial – Salida Serial/Paralela – Salida Paralela con Doble Buffer
DISEÑO LÓGICO DE CIRCUITOS DE CONMUTACIÓN
CAPÍTULO 18 PARTE 6
Estructuras de Circuitos Digitales
Decodificadores
Decodificador 2 líneas de entradas para 4 líneas de Salida
Decodificador 3 líneas de entrada para 8 líneas de salidas
Codificadores
Codificador 4 líneas de entrada para 2 líneas de salida
Codificador 8 líneas de entrada para 3 líneas de salida
Codificador 8 Líneas de Entrada para 3 Líneas de Salida con Prioridad
DISEÑO LÓGICO DE CIRCUITOS DE CONMUTACIÓN
CAPÍTULO 18 PARTE 7
Estructuras de Circuitos Digitales
Demultiplexor
Demultiplexor 1 línea para 4 líneas
Demultiplexor 1 línea para 8 líneas
Multiplexor
Multiplexor 4 líneas para 1 línea
Multiplexor 8 líneas para 1 línea
DISEÑO LÓGICO DE CIRCUITOS DE CONMUTACIÓN
CAPÍTULO 18 PARTE 8
Estructuras de Circuitos Digitales
Comparador Digital de Magnitud
Comparador Digital de Magnitud – 4 Bits – Igual
Comparador Digital de Magnitud – 4 Bits – Igual, Mayor que, Menor que
DISEÑO LÓGICO DE CIRCUITOS DE CONMUTACIÓN
CAPÍTULO 18 PARTE 9
Estructuras de Circuitos Digitales
Contador en Anillo
Contador en Anillo – Desplazamiento un Bit 1
Contador en Anillo – Desplazamiento un Bit 0
Memoria Estática